word.co.kr [공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현 > word2 | word.co.kr report

[공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현 > word2

본문 바로가기

word2


[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다. ]


[공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현

페이지 정보

작성일 23-01-17 06:10

본문




Download : [공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현(2).hwp




기초부터 응용까지 Verilog HDL
- 다음은 4비트 덧셈 뺄셈기의 논리 회로 이다.
1. 위의 논리 회로를 Gate level modeling 방법을 사용하여 Verilog 코드를 코딩하시오.
Gate level modeling

module Add_Subtraction
input m;
input [3:0] a,b;
output [3:0] s;
output c,v;
wire [4:1] cn ;
wire [3:0] n ;

xor U1(n[0],m,b[0]);
xor U2(n[1],m,b[1]);
xor U3(n[2],m,b[2]);
xor U4(n[3],m,b[3]);
FA U5(s[0],cn[1],a[0],n[0],m);
FA U6(s[1],cn[2],a[1],n[1],cn[1]);
FA U7(s[2],cn[3],a[2],n[2],cn[2]);
FA U8(s[3],cn[4],a[3],n[3],cn[3]);
xor U9(v,cn[4...

기초부터 응용까지 Verilog HDL


- 다음은 4비트 덧셈 뺄셈기의 논리 회로 이다.


1. 위의 논리 회로를 Gate level modeling 방법을 사용하여 Verilog 코드를 코딩하시오.
Gate level modeling

module Add_Subtraction
input m;
input [3:0] a,b;
output [3:0] s;
output c,v;
wire [4:1] cn ;
wire [3:0] n ;

xor U1(n[0],m,b[0]);
xor U2(n[1],m,b[1]);
xor U3(n[2],m,b[2]);
xor U4(n[3],m,b[3]);
FA U5(s[0],cn[1],a[0],n[0],m);
FA U6(s[1],cn[2],a[1],n[1],cn[1]);
FA U7(s[2],cn[3],a[2],n[2],cn[2]);
FA U8(s[3],cn[4],a[3],n[3],cn[3]);
xor U9(v,cn[4],cn[3]);
buf U10(c,cn[4]);

endmodule

module FA
output s,c;
input a,b,cin;
wire [4:1] n ;

xor U1(n[1],b,cin);
xor U2 (s,a,n[1]);
and U3(n[2],a,cin);
and U4(n[3],b,cin);
and U5(n[4],a,b);
or U6(c,n[2],n[3],n[4]);

endmodule

module FA
output s,c;
input a,b,cin;
wire [4:1] n ;

xor U1(n[1],b,cin);
xor U2 (s,a,n[1]);
and U3(n[2],a,cin);
and U4(n[3],b,cin);
and U5(n[4],a,b);
or U6(c,n[2],n[3],n[4]);

endmodule








2. 위의 논리 회로…(drop)

레포트/공학기술


순서




[공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현

설명

[공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현 , [공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현공학기술레포트 , 공학 디지털논리회로 비트 덧셈뺄셈기 회로 구현





[공학][디지털논리회로]%204비트%20덧셈뺄셈기%20회로%20구현(2)_hwp_01.gif [공학][디지털논리회로]%204비트%20덧셈뺄셈기%20회로%20구현(2)_hwp_02.gif [공학][디지털논리회로]%204비트%20덧셈뺄셈기%20회로%20구현(2)_hwp_03.gif [공학][디지털논리회로]%204비트%20덧셈뺄셈기%20회로%20구현(2)_hwp_04.gif

[공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현
공학,디지털논리회로,비트,덧셈뺄셈기,회로,구현,공학기술,레포트


Download : [공학][디지털논리회로] 4비트 덧셈뺄셈기 회로 구현(2).hwp( 34 )



다.
REPORT 73(sv75)



해당자료의 저작권은 각 업로더에게 있습니다.

word.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다 ]]

[저작권이나 명예훼손 또는 권리를 침해했다면 이메일 admin@hong.kr 로 연락주시면 확인후 바로 처리해 드리겠습니다.]
If you have violated copyright, defamation, of rights, please contact us by email at [ admin@hong.kr ] and we will take care of it immediately after confirmation.
Copyright © word.co.kr All rights reserved.